-
14驱动安装结束,如下图,下载器指示正常为绿灯, 进入IMPACT界面时,点击PROGRAM出现如下错误: GUI --- Auto connect to cable... INFO:iMPACT - Digilent Plugin: Plugin Version: 2.4.4 INFO:iMPACT - Digilent Plugin: no JTAG device was found. AutoDetecting cable. Please wait. *** WARNING ***: When port is set to auto detect mode, cable speed is set to default 6 MHz regardless of explicit arguments supplied for setting the baud rates PROGRESS_START - Starting Operation. Connecting to cable (Usb Port - USB21). Checking cable driver. Source driver files not found. The Pl
-
2帮忙设计一片显示驱动板,bt656/1120.dvp输入 驱动rgb 24位 OLED 屏幕 分辨率不超过1280.1024 带内录,控制菜单,具体细节详聊,有能做的联系我,活儿不赶时间,有闲功夫的大佬最好,具体价格详谈
-
0大伙有没有博宸的板子zynq r6点原理图啊,我只有板子,商家不给,扣扣搜搜的,不知道引脚链接不会用啊
-
0
-
0
-
0
-
0
-
12
-
41.具有时钟(时、分、秒)显示功能,以24小时循环计时。 2.具有日历公历(年、月、日)显示功能,以时钟为基础进行自增。 3.具有周(周一-周日)显示功能,以时钟为基础进行自增。 4.具有闹钟功能,当到达闹钟设定时间时进行扬声器提醒。 5.具有设置功能,通过按键对时钟、日历、周、闹钟进行调整设置。 6.具有数码管显示功能,通过按键在时钟、日历、周、闹钟四种显示模式间进行切换。 1. 时钟计数: 秒 ——— 60进制计数; 分 ——— 60进制计
-
4我用ISE写完程序后,然后看程序运行的仿真时间。然后将这个程序导入实际的FPGA板子,在板子中程序实际运行的时间是等于这个仿真时间的吗?
-
0
-
1先表达感谢,我创建了一个二维数组test,想把二维数组的第i位赋值给另外一个数。但是无论如何都赋值不上去求大佬帮一下。我是这样写的 data_out <= test[i]; 跑仿真看数都没有变,i是reg型,程序放到了always里面; 谢谢大佬了
-
0如题,等到了开箱
-
4有没有大佬愿意指导我修改电子密码锁的verilog程序的。
-
2大佬们,问一下acx720这里我做信号发生器我怎么既外接矩阵键盘又外接ad9767高速dac模块啊
-
2为什么我的倒计时模块和计分器互相独立,只有clk接到了同一个50mhz上,但他们居然会相互影响,产生两种情况,一个是倒计时加快,积分正常,一个是倒计时正常,计分器的数字会跳动
-
4求助各位大佬, 目前做FPGA马上一年了,方向是半导体设备检测,对硬件是及其不熟悉,看原理图根小白一样,对数据手册的电路图理解起来也是及其的困难,想问下大家,从事FPGA是分方向吗?一定要懂硬件吗?
-
9
-
6有偿!有无大佬会基于FPGA的msk调制解调
-
4软件是ISE14.7,芯片是XC3S50 ChipScope生成cdc文件的时候都没有问题 但是在加载bit文件的时候出现如下错误: COMMAND: open_cable INFO: Started ChipScope host (localhost:50001) INFO: Successfully opened connection to server: localhost:50001 (localhost/127.0.0.1) INFO: Trying to open Xilinx Platform USB Cable on port USB2 INFO: Successfully opened Xilinx Platform USB Cable INFO: Cable: Platform Cable USB II, Port: USB21, Speed: 3 MHz INFO: Found 0 Core Units in the JTAG device Chain. INFO: If cores were expected to be found, see Answer Record 19337. COMMAND: configu
-
1
-
1编程用的是quarters,考录到小脚丫上,该代码可以运行,但考录后无法实现计数,求大佬指点 //目的是实现当开关按下开始计数,直到计数达到23,停止计数,rgb的3色灯开始循环亮10秒(0为亮),开始重新计数 module fff(clk, sw, led0, led1, rrgb, grgb, brgb); input clk, sw; output [8:0] led0, led1; output rrgb, grgb, brgb; reg [2:0] rgb = 3'b110; reg cnt; reg [8:0] seg [9:0]; reg clk_divided = 0; reg rst; reg [3:0] cnt0; reg [1:0] cnt1; reg [1:0] state; reg [2:0] cnt_rgb; parameterPERIOD=12000000;// 1秒 always @ (posedge clk) be
-
1
-
1ROM的英文全称为Read-Only Memory,即只读存储器。可以从任意地址上读取数据,但是不能写入。那么我们ROM中的数据,就需要我们提前存放进去,在IP核中,我们可以通过.coe文件进行数据存放,文件格式我们可以参考Xilinx官方标准。 数据文件的格式是固定的,我们在填充数据时,需要严格按照官方的格式进行书写。 网页链接
-
4
-
5
-
1
-
6吧友们 ,哪里可以下载design compiler or teramax,谢谢!
-
2
-
3
-
0求求大佬有没有这个一次性指令板的硬件电路设计
-
0ep4ce15f23c8n用jtag下载sof文件ok,但是fpga没有启动。conf_doen没有拉高,测试nconfig拉低,nstatus也拉低,nconfig拉高,nstatus也变高。但是下载sof文件,就是不启动
-
2